Prérequis et objectifs
Résultats attendus
Résultats attendus
Attestation de formation
Prérequis de la formation
Prérequis de la formation
Avoir suivi les modules DANTE ou Réseau Audio Pro.
Objectifs de la formation
Objectifs de la formation
Appréhender les connaissances fondamentales de l’audionumérique sur réseau Ethernet.
Savoir déployer un réseau AVB-Milan interopérable multi-marques.
Objectifs pédagogiques
- Comprendre les problématiques propres au réseau AVB-Milan
- Mettre en œuvre un réseau AVB-Milan
- Connaitre les capacités des différentes implémentations enservice sur le marché (X-Mos, Back fin, STM, FPGA, Drivers virtuels,...)
- Arborescence des standards IEEE, AVNU, Milan
- Connaitre les spécificités des switches AVB.
- Protocole et contrôleurs AVDECC (Meyer sound Nebra, LANetwork Manager, Hive, Hono Controller)
- Choisir le matériel adapté à ses besoins.
?
Objectifs de sortie
Objectifs de sortie
Maitrise des objectifs de la formation.
Domaines
Domaine(s)
Technique spectacle
Contenu
Contenu
Jour 1
Cours théorique : Fondamentaux audio numérique sérialisé
- Bus TDM
- Clock
- Quantification
- Echantillonage
Cours théorique : gPtP
- Rappels de PtP v1/v2
- Principes et spécificités gPtP
- Introduction au peer-to-peer
Cours théorique : MRP
- Rappels IGMP et Qos en L3
- Multiple Mac Registration Protocol (MMRP)Multiple SessionRelay Protocol (MSRP)
- Multiple Vlans Registration Protocol (MVRP) – utilisé ??
Cours théorique : Spécification des switches AVB
- MRPCapacity
- Boundaryclocks
- MultipleSession Relay Protocol (MSRP)
Travaux Pratiques
- Mise en œuvre d’un réseau simple AVB-Milan
- Sélection du Leader gPtP
- Etablissement des streams
- Surveillance et diagnostic du réseau
?Jour 2
Cours théorique : Wall clock et Media clocks
- Rappel de RTP
- Description du flux AVTP
- Rôle et pertinence du CRF
Cours théorique : Ecosystème Milan
Historique
- AVB-TSN
- Standards IEEE et publications RFC
- Consortium AVNU
- Groupe membre : Milan
VHDL vs C
- Processeurs, ARM et MCU’s (Nb Cœurs / Nb threads /Parallélisation)
- FPGA’s (NbI/O / Nb logical cells)
- VHDL vs C
Implémentations actuelles
- End-pointsX-Mos
- End-pointsBack finEnd-points FPGA
- End-points STM( ??)
- Drivers virtuels
Travaux pratiques
- Extension du réseau de JI vers un réseau redondant
?Jour 3
Cours théorique : Spécifications switches AVB
- Boundaryclocks
- PtP multiinstances
- AS Capacity
- Topologies types
Travaux pratiques
- Réseau AVB Multi instances
- Echange de flux entre instances
- Convergence dans un réseau global